# **Лекция 8 Матричные вычислительные системы**

Ефимов Александр Владимирович E-mail: alexandr.v.efimov@sibguti.ru

Курс «Архитектура вычислительных систем» СибГУТИ, 2018

### Матричные вычислительные системы

- ✓ Матричные BC это системы с массовым параллелизмом (Massively Parallel Computer Systems).
- √ Каноническая архитектура относится к типу SIMD.
- ✓ *Матричный* или векторный *процессор* (Array Processor) представляет собой "матрицу" связанных идентичных элементарных процессоров, управляемых одним потоком команд.
- ✓ Матричные ВС предназначаются для решения сложных задач, связанных с выполнением операций над векторами и матрицами данных (Data Arrays).

# Каноническая функциональная структура



Элементарный процессор (ЭП) включает арифметикологическое устройство, память и локальный коммутатор.

### Вычислительная система SOLOMON

SOLOMON (Simultaneous Operation Linked Ordinal MOdular Network)

Первая в мире матричная ВС.

Разработана в Иллинойском университете (University of Illinois) США под руководством Даниеля Л. Слотника (Daniel L. Slotnick).

План: матрица из 32х32 ЭП, 1-128 бит, УУ из серийной ЭВМ.

Факт: с 1962 г. по 1963 г. создан макет ВС размером 3х3 ЭП.

### Матричная BC ILLIAC-IV

- Создана в Университет Иллинойса и корпорация Бэрроуз (Burroughs Corporation) под руководством Д. Л. Слотника.
- Период создания 1966 1972 гг.
- Установлена в Научно-исследовательском центре HACA (NASA — National Aeronautics and Space Administration — Национальное управление аэронавтики и космоса)
- Подключена в вычислительную сеть ARPA (Advanced Research Projects Agency Управление перспективных исследований и разработок Министерства обороны США)

### Технические характеристики

```
Количество процессоров в системе – 64;
быстродействие – 2*10<sup>8</sup> опер./с;
емкость оперативной памяти – 1 М байт;
стоимость – 40 млн.долл.;
вес – 75 т;
занимаемая площадь — 930 м<sup>2</sup>;
полезное время составляет 80-85% общего
времени работы ILLIAC IV.
```

### Функциональная структура



каналы

К<sub>1</sub>-К<sub>4</sub> — квадранты (матричные процессоры из 64 ЭП связанных циркулянтной структурой вида {64;1,8}.

ДП – дисковая память.

АП – архивная память.

В 6700 – ведущая вычислительная система.

### Структура квадранта





### Характеристика квадранта

слово длиной 64 двоичных разряда 64 или 32 разряда с плавающей запятой, или 48, или 24, или 8 разрядов с фиксированной запятой

при суммировании 512 8-разрядных чисел имела быстродействие почти опер./с при сложении 64-разрядных чисел с плавающей запятой — опер./с

### Характеристики ЭП

Программно-адресуемые регистры ЭП: накапливающий сумматор, регистр второго операнда, регистр передаваемой информации, регистр «временная память», регистр модификации адресного поля команды, регистр состояния данного ЭП. Возможные состояния – активное/пассивное. Память ЭП емкость 2048 64-разрядных слов, реализована на биполярных интегральных схемах; время цикла 300 нс.

### Подсистема ввода-вывода

#### Состав:

- устройство управления,
- буферное запоминающее устройство
- коммутатор.

#### Назначение:

 обеспечить обмен информацией между квадрантами ILLIAC IV и средствами вводавывода.

### Ведущая ВС В 6700

Мультипроцессорная система корпорации Burroughs, которая могла иметь в своем составе от 1 до 3 центральных процессоров и от 1 до 3 процессоров ввода-вывода информации и обладала быстродействием 1–3 млн. оп./сек.

Реализовала функций операционной системы (ввод-вывод информации, компиляция и компоновка программ, распределение аппаратных ресурсов, исполнение служебных программ)

### Память BC ILLIAC-IV

**Дисковая память (ДП)** состояла из двух дисков и обрамляющих электронных схем. Емкость порядка  $10^9$  бит. Два параллельных канала суммарной производительностью  $10^9$  бит/с. Среднее время обращения к диску 20 мс.

**Архивная память (АП)** — постоянная лазерная память с однократной записью. Емкость  $10^{12}$  бит. Два параллельных канала производительностью  $4*10^6$  бит/с. Время поиска информации от 200 нс до 5 с.

### Программное обеспечение

#### Операционная система ILLIAC IV:

набор асинхронных программ, выполнявшихся под управлением главной управляющей программы В 6700.

#### Режимы работы:

- контроль и диагностика неисправностей в квадранте и в подсистеме ввода-вывода;
- управление работой ВС по выполнению заданий от пользователей.

### Программное обеспечение

Задание для ILLIAC IV состояло из 3 частей.

- "Предпроцессорная" часть обеспечивала инициирование задачи и десятично-двоичные преобразования.
- "Ядро" осуществляло собственно решение задачи и представлялось в параллельной форме. 5-10% от объема программы, но 80-95% рабочего времени.
- "Постпроцессорная" часть производила запись результатов в архивные файлы, двоично- десятичные преобразования, вычерчивание графиков, вывод результатов на печать и т.п.

### Программное обеспечение

Средства программирования ILLIAC IV:

- acceмблер (Assembler Language);
- языки высокого уровня: Tranquil, Glynpir, FORTRAN.

Tranquil (подобен языку ALGOL) освобождал пользователя от знания архитектуры ILLIAC IV.

Glynpir (подобен языку ALGOL) позволял опытному программисту использовать значительные возможности архитектуры ILLIAC IV.

FORTRAN расширен схемами обмена информацией между ветвями параллельной программы.

### Применение ILLIAC-IV

#### Эффективное применение:

матричная арифметика, системы линейных алгебраических уравнений, линейное программирование, исчисление конечных разностей в 1-х, 2-х и 3-х мерных случаях, квадратуры (включая быстрое преобразование Фурье), обработка сигналов.

#### Неполное использование ЭП:

движение частиц (нелинейный метод Монте-Карло и т.д.), несимметричные задачи на собственные значения, нелинейные уравнения, отыскание корней полиномов.

## GPU – Graphics Processing Unit

- GPU графический процессор, специализированный многопроцессорный ускоритель с общей памятью.
- Большая часть площади чипа занята элементарными ALU/FPU/Load/Store модулями.
- Устройство управления (control unit) относительно простое по сравнению с CPU.
- GPU управляется с CPU: копирование данных между оперативной памятью узла и GPU, запуск программ и др.



# Архитектура Nvidia Volta



## Мультипроцессор Volta





### Литература

Хорошевский В.Г. Архитектура вычислительных систем.

Учебное пособие. – М.: МГТУ им. Н.Э. Баумана, 2005; 2-е издание, 2008.

Хорошевский В.Г. Инженерные анализ функционирования вычислительных машин и систем. – М.: "Радио и связь", 1987.